介紹了如何進行高速電路設計,通過理論和實例的結合讓讀者對高速電路設計有清晰的認識,同時結合實際應用介紹了高速電路設計的模擬工具hyperlynx。本書既是廣大電路設計工程師不可或缺的高速電路設計參考書,也可以作為大專院校相關師生的教學參考用書。目錄叢書序前言第1章 神秘的高速電路,哪些設計需要模擬? 1.1 電子設計基礎 1.2 高速設計帶來的問題及設計流程剖析第2章 傳輸線理論基礎 2.1 pcb上的傳輸線結構 2.2 波形傳輸 2.3 傳輸線參數 2.4 發射初始波和傳輸線反射 2.5 附例第3章 串擾 3.1 互感和互容 3.2 電感和電容矩陣 3.3 場模擬器 3.4 串擾引起的雜訊 3.5 使用等效電路模型模擬串擾 3.6 串擾引起的傳輸時延和信號完整性的變化 3.7 串擾引起參數變化的趨勢 3.8 共模與差模傳輸線的匹配 3.9 如何減小串擾 3.10 附例第4章 hyperlynx的linesim模擬介紹 4.1 用linesim進行模擬工作的基本方法 4.2 進入信號完整性原理圖 4.3 在linesim中對傳輸線進行設置 4.4 在linesim中模擬ic元器件 4.5 在linesim中進行串擾模擬第5章 hyperlynx的boardsim模擬介紹 5.1 用boardsim進行後模擬工作的快速入門 5.2 boardsim的進一步介紹 5.3 boardsim中的串擾模擬 5.4 在設計中分析多塊板卡第6章 怎樣使用ibis模型第7章 串擾的模擬第8章調整信號走線第9章 有損傳輸線第10章 差分線和阻抗第11章 微帶線傳輸比我們想像得要慢第12章 使用hyperlynx進行時序調整第13章 使用ibis模型進行時序分析第14章 dslam的應用——信號完整性和時序模擬參考文獻
商品資料
出版社:N/A出版日期:2005-09-01ISBN/ISSN:9787111173922 語言:簡體中文For input string: ""
裝訂方式:平裝
購物須知
退換貨說明:
會員均享有10天的商品猶豫期(含例假日)。若您欲辦理退換貨,請於取得該商品10日內寄回。
辦理退換貨時,請保持商品全新狀態與完整包裝(商品本身、贈品、贈票、附件、內外包裝、保證書、隨貨文件等)一併寄回。若退回商品無法回復原狀者,可能影響退換貨權利之行使或須負擔部分費用。
訂購本商品前請務必詳閱退換貨原則。